您可能感興趣的試卷
你可能感興趣的試題
A.指令譯碼器
B.判斷程序
C.微指令
D.時(shí)序信號(hào)
A.歸零制(RZ)
B.不歸零制(NR)
C.調(diào)相制(PM)
D.調(diào)頻制(FM)
A.主存儲(chǔ)器
B.輔助存儲(chǔ)器
C.高速緩沖存儲(chǔ)器
D.控制存儲(chǔ)器
A.IOP
B.GPU
C.DSP
D.CPU
A.-(231-1)
B.-(230-1)
C.-(231+1)
D.-(230+1)
最新試題
計(jì)算機(jī)中機(jī)器訪問(wèn)的最小單位被稱為()。
()是指參與運(yùn)算的數(shù)的基本位數(shù),是由加法器、寄存器的位數(shù)決定的。
存儲(chǔ)在能永久保存信息的器件中的程序被稱為()。
存儲(chǔ)器堆棧需要設(shè)置一個(gè)專門的硬件寄存器,稱為(),而寄存器堆棧則沒(méi)有。
在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.存儲(chǔ)矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲(chǔ)器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無(wú)論是動(dòng)態(tài)存儲(chǔ)器還是靜態(tài)存儲(chǔ)器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對(duì)另外兩種映像方式的折中,是它們的普遍形式。(3)計(jì)算機(jī)存儲(chǔ)系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲(chǔ)器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級(jí)結(jié)構(gòu)存儲(chǔ)器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。
使用硬件堆棧時(shí),其中()移動(dòng)。
將十六進(jìn)制數(shù)(2BA)16化成十進(jìn)制數(shù),正確結(jié)果為()。
刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設(shè)備與主機(jī)間傳輸數(shù)據(jù),適合選用()接口。(2)遠(yuǎn)程終端及計(jì)算機(jī)網(wǎng)絡(luò)設(shè)備等遠(yuǎn)離主機(jī)的設(shè)備傳輸信息,更適合選用()接口。(3)接口與端口是兩個(gè)不同的概念,()是指接口電路中可以被CPU直接訪問(wèn)的寄存器。(4)CPU通過(guò)()可以從有關(guān)端口讀取信息。(5)CPU也可以通過(guò)()把信息寫入有關(guān)端口。