A.if-else
B.case
C.casez
D.repeat
您可能感興趣的試卷
你可能感興趣的試題
A.開關(guān)級(jí)
B.門電路級(jí)
C.體系結(jié)構(gòu)級(jí)
D.寄存器傳輸級(jí)
最新試題
補(bǔ)充完整下面D觸發(fā)器的程序代碼。
設(shè)計(jì)一個(gè)四位全加器。
如下圖,并根據(jù)時(shí)間狀態(tài)圖把程序補(bǔ)充完整,clr是清零使能端,高電平有效,脈沖發(fā)生器的輸入輸出均為8位數(shù)據(jù)。
請(qǐng)根據(jù)所學(xué)知識(shí),用verilog-HDL硬件描述語(yǔ)言設(shè)計(jì)一個(gè)8-3線編碼器,真值表如下圖。其中:輸入8個(gè)互斥的信號(hào),輸出3位二進(jìn)制代碼。
編寫一個(gè)2選1多路器。(輸入a,b;輸出out;輸出由sl電平控制0是a、1是b)。
設(shè)計(jì)一個(gè)帶使能的3-8譯碼器,使能信號(hào)en為高電平時(shí)真值表如下。
編寫一個(gè)4位的全加器。(輸入兩個(gè)加數(shù)a、b;和sum;進(jìn)位輸入cin;進(jìn)位輸出cout)。
利用Verilog語(yǔ)言設(shè)計(jì)一位半加法器。輸入信號(hào):被加數(shù)a;加數(shù)b;輸出信號(hào):和數(shù)sum;進(jìn)位count。
編寫一個(gè)帶預(yù)置位,清零輸入,上跳沿觸發(fā)的邊沿觸發(fā)器的Verilog 代碼。其邏輯功能表以及電路符號(hào)如下圖所示。
設(shè)計(jì)一奇偶校驗(yàn)位生成電路,輸入八位總線信號(hào)bus,輸出及校驗(yàn)位odd,偶校驗(yàn)位even。