子系統(tǒng)設(shè)計(jì)優(yōu)化,主要考慮提高資源利用率減少功耗(即面積優(yōu)化),以及提高運(yùn)行速度(即速度優(yōu)化);指出下列哪些方法是面積優(yōu)化()。
①流水線設(shè)計(jì)
②資源共享
③邏輯優(yōu)化
④串行化
⑤寄存器配平
⑥關(guān)鍵路徑法
A.①③⑤
B.②③④
C.②⑤⑥
D.①④⑥
您可能感興趣的試卷
你可能感興趣的試題
最新試題
設(shè)計(jì)一個(gè)8位計(jì)數(shù)器。
設(shè)計(jì)一個(gè)帶復(fù)位端且對(duì)輸入時(shí)鐘clk進(jìn)行二分頻模塊,設(shè)計(jì)要求:復(fù)位信號(hào)為同步、高電平有效,時(shí)鐘的下降沿觸發(fā)。
利用Verilog語言設(shè)計(jì)一位半加法器。輸入信號(hào):被加數(shù)a;加數(shù)b;輸出信號(hào):和數(shù)sum;進(jìn)位count。
設(shè)計(jì)一個(gè)帶使能的3-8譯碼器,使能信號(hào)en為高電平時(shí)真值表如下。
使用case語句實(shí)現(xiàn)四選一多路選擇器。
設(shè)計(jì)一個(gè)有清零、使能、裝載功能的四位十進(jìn)制減1計(jì)數(shù)器。清零低有效,使能、裝載高有效。功能優(yōu)先級(jí)為清零>裝載>使能。
補(bǔ)充完整下面D觸發(fā)器的程序代碼。
設(shè)計(jì)一個(gè)四位全加器。
利用Verilog代碼設(shè)計(jì)4位全加器。輸入信號(hào):被加數(shù)a[3:0];加數(shù)b[3:0];低位進(jìn)位cin.輸出信號(hào):和數(shù)s[3:0];進(jìn)位co。
如下圖,并根據(jù)時(shí)間狀態(tài)圖把程序補(bǔ)充完整,clr是清零使能端,高電平有效,脈沖發(fā)生器的輸入輸出均為8位數(shù)據(jù)。