用卷積定理求下列卷積和。
您可能感興趣的試卷
你可能感興趣的試題
已知下列因果序列x(n)的z變換為X(z),求該序列的初值x(0)和終值x(∞)。
試求如下序列的傅立葉變換:
用留數(shù)定理法分別求以下X(z)的z反變換:
已知序列x(n)的傅立葉變換為X(ejw),試求下列序列的傅立葉變換。
最新試題
窗函數(shù)法也稱為傅氏級(jí)數(shù)法,選取傅氏級(jí)數(shù)的項(xiàng)數(shù)愈多,引起的誤差就()。
對(duì)于C54x DSP的匯編語(yǔ)句“ STM #x, AR0 ”中使用了哪些尋址方式?()
匯編語(yǔ)句:Begin:stm #0xAC,PMST 中,操作數(shù)#0xAC屬于以下哪種尋址方式?()
C54x DSP程序開(kāi)發(fā)時(shí),為提高數(shù)字信號(hào)處理的效率,可以選用()標(biāo)準(zhǔn)庫(kù),調(diào)用其提供的fir函數(shù),實(shí)現(xiàn)FIR濾波器。
離散傅立葉變換(DFT)的實(shí)質(zhì)是()。
對(duì)于TMS320C5416DSP而言,如果外部輸入時(shí)鐘信號(hào)(CLKIN)為16MHz,通常可以在硬件初始化時(shí)配置時(shí)鐘模式寄存器(CLKMD寄存器)來(lái)對(duì)CLKIN信號(hào)進(jìn)行倍頻處理使其高速運(yùn)行。若軟件初始化時(shí)設(shè)置時(shí)鐘模式寄存器(CLKMD)的值為0x9007有效時(shí),TMS320C5416DSP的CPU實(shí)際運(yùn)行頻率為()
C54x DSP具有4對(duì)8條總線,對(duì)應(yīng)不同的操作(訪問(wèn)類型)需要同時(shí)使用其中一對(duì)或幾對(duì)總線。同時(shí)完成“16數(shù)據(jù)寫”操作時(shí),將用到以下哪組總線?()
TMS320VC54x DSP支持以下哪些可屏蔽中斷源?()
對(duì)于TMS320C5416DSP,若采用Q15法定標(biāo)則計(jì)算Q15數(shù)據(jù)乘以Q15數(shù)據(jù)則其結(jié)果為Q30數(shù)據(jù),通常會(huì)先將ST1寄存器的FRCT位設(shè)置為(),從而使乘法的結(jié)果左移一位變?yōu)镼31數(shù)據(jù)消除冗余的符號(hào)位。
離散二進(jìn)小波變換的含義是()