問(wèn)答題
晶閘管串聯(lián)的單相半控橋(橋中VT1、VT2為晶閘管),電路如圖所示,U2=100V電阻電感負(fù)載, R=20Ω,L值很大,當(dāng)α=60°時(shí)求流過(guò)器件電流的有效值,并作出Ud、Id、IVT,ID的波形。
您可能感興趣的試卷
最新試題
全加器的輸出信號(hào)是()
題型:多項(xiàng)選擇題
放大電路靜態(tài)工作點(diǎn)設(shè)置不妥當(dāng),會(huì)產(chǎn)生飽和失真或截止失真。
題型:判斷題
下面哪個(gè)集成元件為四位二進(jìn)制超前進(jìn)位全加器()
題型:?jiǎn)雾?xiàng)選擇題
集成運(yùn)放的反相輸入端,當(dāng)輸入信號(hào)(ui1)由此輸入時(shí),輸出信號(hào)(u0)與輸入ui1同相。
題型:判斷題
3個(gè)JK觸發(fā)器,通過(guò)電路設(shè)計(jì),可以接成()進(jìn)制以內(nèi)的,任意進(jìn)制的計(jì)數(shù)器。
題型:?jiǎn)雾?xiàng)選擇題
如果用預(yù)置數(shù)法實(shí)現(xiàn)3秒倒計(jì)時(shí),74LS192預(yù)置數(shù)端輸入應(yīng)該是()
題型:?jiǎn)雾?xiàng)選擇題
二進(jìn)制計(jì)數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:5位二進(jìn)制計(jì)數(shù)器實(shí)現(xiàn)()分頻。
題型:?jiǎn)雾?xiàng)選擇題
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
題型:判斷題
3位二進(jìn)制加法計(jì)數(shù)器的,計(jì)數(shù)長(zhǎng)度為()
題型:?jiǎn)雾?xiàng)選擇題
本征半導(dǎo)體是(),導(dǎo)電能力弱。
題型:?jiǎn)雾?xiàng)選擇題