問答題假定在一個(gè)程序中定義了變量x、y和i,其中,x和y是float型變量(用IEEE754單精度浮點(diǎn)數(shù)表示),i是16位short型變量(用補(bǔ)碼表示)。程序執(zhí)行到某一時(shí)刻,x =–0.125、y=7.5、i=100,它們都被寫到了主存(按字節(jié)編址),其地址分別是100,108和112。請(qǐng)分別畫出在大端機(jī)器和小端機(jī)器上變量x、y和i在內(nèi)存的存放位置。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
共需要多少個(gè)觸發(fā)器和多少個(gè)與門?
題型:?jiǎn)柎痤}
有一個(gè)16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個(gè)32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。
題型:?jiǎn)柎痤}
浮點(diǎn)數(shù)系統(tǒng)使用的階碼基值re=2,階值位數(shù)q=2,尾數(shù)基值rm=10,尾數(shù)位數(shù)p′=1,即按照使用的二進(jìn)制位數(shù)來說,等價(jià)于p=4。計(jì)算在非負(fù)階、正尾數(shù)、規(guī)格化情況下的最小尾數(shù)值、最大尾數(shù)值、最大階值、可表示的最小值和最大值及可表示數(shù)的個(gè)數(shù)。
題型:?jiǎn)柎痤}
若采用FIFO替換算法,計(jì)算Cache的塊命中率。
題型:?jiǎn)柎痤}
畫出其中一組的邏輯圖。
題型:?jiǎn)柎痤}
當(dāng)存儲(chǔ)系統(tǒng)的訪問效率為0.5時(shí),計(jì)算命中率和等效訪問周期。
題型:?jiǎn)柎痤}
為了使存儲(chǔ)系統(tǒng)的訪問效率從0.5提高到0.94,塊的大小至少增加到幾個(gè)字?
題型:?jiǎn)柎痤}
如果N=100,采用指令取消技術(shù)后,在程序執(zhí)行過程中,能夠節(jié)省多少個(gè)指令周期?
題型:?jiǎn)柎痤}
至少要分配給該程序多少個(gè)主存頁(yè)面才能獲得最高的命中率?
題型:?jiǎn)柎痤}
在有16個(gè)處理器的均勻洗牌網(wǎng)絡(luò)中,若要使第0號(hào)處理器與第15號(hào)處理器相連,需要經(jīng)過多少次均勻洗牌和交換置換。
題型:?jiǎn)柎痤}