問答題

假定某計算機字長16位,CPU內(nèi)部結(jié)構(gòu)如圖所示,CPU和存儲器之間采用同步方式通信,按字編址。采用定長指令字格式,指令由兩個字組成,第一個字指明操作碼和尋址方式,第二個字包含立即數(shù)Imm16。若一次存儲訪問所花時間為2個CPU時鐘周期,每次存儲訪問存取一個字,取指令階段第二次訪存將Imm16取到MDR中,請寫出下列指令在指令執(zhí)行階段的控制信號序列,并說明需要幾個時鐘周期。

將存儲單元Imm16的內(nèi)容作為地址所指的存儲單元的內(nèi)容加到寄存器R1中。此時,Imm16為間接地址。即:R[R1]←R[R1]+ M[M[Imm16]]

您可能感興趣的試卷

你可能感興趣的試題

最新試題

寫出流水線的初始沖突向量。

題型:問答題

有一個16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。

題型:問答題

共需要多少個觸發(fā)器和多少個與門?

題型:問答題

為了使存儲系統(tǒng)的訪問效率從0.5提高到0.94,塊的大小至少增加到幾個字?

題型:問答題

在有16個處理器的均勻洗牌網(wǎng)絡中,若要使第0號處理器與第15號處理器相連,需要經(jīng)過多少次均勻洗牌和交換置換。

題型:問答題

若采用FIFO替換算法,計算Cache的塊命中率。

題型:問答題

如果一條指令的執(zhí)行過程分解為“取指令”和“分析”兩個階段,并采用兩級流水線。為了采用指令取消技術,請修改上面的程序。

題型:問答題

設計8位字長的寄存器—寄存器型指令3條,16位字長的寄存器一存儲器型變址尋址方式指令4條,變址范圍不小于正、負127。請設計指令格式,并給出指令各字段的長度和操作碼的編碼。

題型:問答題

要求操作碼的平均長度最短,請設計操作碼的編碼,并計算操作碼編碼的平均長度。

題型:問答題

如果把一條指令的執(zhí)行過程分解為“取指令”、“分析”(包括譯碼和取操作數(shù)等)和“執(zhí)行”(包括運算和寫回結(jié)果等)三個階段,并采用三級流水線。仍然要采用指令取消技術,請修改上面的程序。

題型:問答題