A.0.45
B.0.9
C.1.17
D.2.34
您可能感興趣的試卷
你可能感興趣的試題
A.100V
B.111V
C.128V
D.222V
A.17.68A
B.35.36A
C.25A
D.50A
A.VT1和VT2
B.VT1和VT3
C.VT1和VT4
D.VT1和VT5
A.晶閘管承受正向電壓最早的時(shí)刻
B.電源電壓的過(guò)零點(diǎn)
C.相電壓的交點(diǎn)
D.線電壓的過(guò)零點(diǎn)
A.擎住電流
B.通態(tài)平均電流
C.維持電流
D.額定電流
A.雙向晶閘管
B.逆導(dǎo)晶閘管
C.可關(guān)斷晶閘管
D.快速晶閘管
A.提高容量
B.提高開(kāi)關(guān)速度
C.便于開(kāi)通
D.便于關(guān)斷
A.實(shí)現(xiàn)開(kāi)關(guān)器件的并聯(lián)
B.減小導(dǎo)通損耗
C.減小關(guān)斷過(guò)電壓
D.減少故障
最新試題
對(duì)理想運(yùn)放,當(dāng)運(yùn)放工作在線性區(qū)時(shí),其輸出電壓與兩個(gè)輸入端的電壓差呈非線性關(guān)系。
下面哪個(gè)集成元件為四位二進(jìn)制超前進(jìn)位全加器()
并聯(lián)型穩(wěn)壓電路中,硅穩(wěn)壓二極管應(yīng)和負(fù)載()
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
全加器的輸出信號(hào)是()
反相比例運(yùn)算電路,平衡電阻的求法:令ui=0,則uo=0,此時(shí)反相端對(duì)地總電阻值,即為所求平衡電阻值。
如果用預(yù)置數(shù)法實(shí)現(xiàn)3秒倒計(jì)時(shí),74LS192預(yù)置數(shù)端輸入應(yīng)該是()
平衡電阻是保證了集成運(yùn)放兩個(gè)輸入端,靜態(tài)時(shí)外接電阻相等。
二進(jìn)制計(jì)數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:3位二進(jìn)制計(jì)數(shù)器實(shí)現(xiàn)()分頻。
異步計(jì)數(shù)器的計(jì)數(shù)脈沖加到了最低位觸發(fā)器,而其它各位觸發(fā)器都是,依靠相鄰低位觸發(fā)器輸出的進(jìn)位脈沖,采用逐級(jí)傳遞方式進(jìn)行觸發(fā)。