A.IR0
B.IR1
C.IR2
D.IR3
E.IR4
F.IR5
G.IR6
H.IR7
您可能感興趣的試卷
你可能感興趣的試題
A.全嵌套
B.采用8086CPU
C.多片主從方式
D.緩沖方式
E.自動(dòng)結(jié)束中斷
F.優(yōu)先級(jí)自動(dòng)循環(huán)
A.上升沿觸發(fā)中斷請(qǐng)求
B.僅高電平請(qǐng)求中斷
C.多片主從方式
D.單片方式
E.初始化寫入ICW4
F.初始化不寫入ICW4
A.全嵌套工作方式
B.特殊全嵌套方式
C.優(yōu)先級(jí)自動(dòng)循環(huán)方式
D.優(yōu)先級(jí)特殊循環(huán)方式
A.24
B.23
C.22
D.20
E.16
F.15
A.IRQ0
B.IRQ1
C.IRQ2
D.IRQ3
E.IRQ4
F.IRQ5
G.IRQ6
H.IRQ7
最新試題
()是CPU的基準(zhǔn)頻率,單位是MHZ。
多媒體計(jì)算機(jī)中,常見(jiàn)的多媒體硬件不包括()
8255的A口和B口工作在方式1時(shí),用于聯(lián)略和控制的C口信號(hào)不受CPU對(duì)C口輸出操作和置位/復(fù)位操作的影響。()
高速緩存是為了解決CPU和()之間速度不匹配而誕生的。其運(yùn)行速度比其他存儲(chǔ)器都快。
累加器就是一個(gè)加法器。()
在計(jì)算機(jī)中引入高速緩存(Cache)的目的是為了彌補(bǔ)主存容量的不足。()
計(jì)算機(jī)使用總線的優(yōu)點(diǎn)是便于積木化,同時(shí)提高了信息傳輸速度。()
()也稱為時(shí)鐘頻率,用來(lái)表示CPU的運(yùn)算、處理數(shù)據(jù)的速度。
DRAM的內(nèi)容斷電后內(nèi)容會(huì)丟失,SRAM的內(nèi)容斷電后不會(huì)丟失。()
并行接口可連接的外設(shè)有()