A.CF和OF
B.CF和PF
C.CF和ZF
D.ZF和OF
您可能感興趣的試卷
你可能感興趣的試題
A.INTR和NMI
B.INI和NMI
C.INTR和INTA
D.INTE和INET
A.數(shù)據(jù)輸入緩沖器和狀態(tài)寄存器
B.控制寄存器和狀態(tài)寄存器
C.數(shù)據(jù)輸入緩沖器和控制寄存器
D.數(shù)據(jù)輸出緩沖器和控制寄存器
A.主程序中的調(diào)用指令
B.主程序中的條件轉(zhuǎn)移指令
C.中斷控制器中的中斷服務(wù)寄存器
D.中斷控制器發(fā)出的中斷類型號(hào)
A.硬件電路簡(jiǎn)單,數(shù)據(jù)傳送可靠
B.硬件電路簡(jiǎn)單,CPU使用效率高
C.硬件傳送可靠,CPU使用效率高
D.硬件電路復(fù)雜,CPU使用效率低
A.棧底地址
B.棧項(xiàng)地址
C.中斷服務(wù)程序入口地址
D.子程序入口地址
最新試題
內(nèi)存一般由()制成,其最大特點(diǎn)是存取速度快。
在計(jì)算機(jī)中引入高速緩存(Cache)的目的是為了彌補(bǔ)主存容量的不足。()
DRAM的內(nèi)容斷電后內(nèi)容會(huì)丟失,SRAM的內(nèi)容斷電后不會(huì)丟失。()
8255的A口和B口工作在方式1時(shí),用于聯(lián)略和控制的C口信號(hào)不受CPU對(duì)C口輸出操作和置位/復(fù)位操作的影響。()
8086CPU中引入的ALE和DMAC8237中引入的ADSTB地址鎖存信號(hào)都是為了實(shí)現(xiàn)地址\數(shù)據(jù)線的分時(shí)復(fù)用。()
下列選項(xiàng)中,屬于傳播信息的載體,即傳播媒體的是()
累加器就是一個(gè)加法器。()
CPU執(zhí)行完當(dāng)前總線周期就可以響應(yīng)DMA請(qǐng)求。()
將計(jì)數(shù)初值賦給8253后,立即就啟動(dòng)了定時(shí)器進(jìn)行定時(shí)或計(jì)數(shù)。()
下列選項(xiàng)中,屬于存儲(chǔ)信息的載體,即存儲(chǔ)媒體的是()