已知程序段如下:
試問:(1)每條指令執(zhí)行后,AX寄存器的內(nèi)容是什么?
(2)每條指令執(zhí)行后,CF,SF及ZF的值分別是什么?
(3)程序運(yùn)行結(jié)束時(shí),AX及DX寄存器的值為多少?指令執(zhí)行結(jié)果AX CF S FZF
您可能感興趣的試卷
你可能感興趣的試題
最新試題
I2C總線的多主機(jī)仲裁是依靠兩條信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
按照是否需要刷新操作分類,RAM可分為()和()。
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線調(diào)試。()
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()