A.提高解題速度
B.減少所需要的存儲容量
C.提高系統(tǒng)的靈活性
D.提高系統(tǒng)的性能價格比
您可能感興趣的試卷
你可能感興趣的試題
A.提高解題速度
B.提高硬件利用率
C.提高硬件成本
D.減少所需要的存儲容量
A.“執(zhí)行”指令
B.“訪管”指令
C.“啟動I/O”指令
D.“測試與置定”指令
A.專用部件設(shè)置
B.功能部件的集成度
C.控制機(jī)構(gòu)的組成
D.緩沖技術(shù)
A.計算機(jī)軟件所要完成的功能
B.計算機(jī)硬件的全部組成
C.編程要用到的硬件組織
D.計算機(jī)各部件的硬件實(shí)現(xiàn)
A.主存采用MOS還是TTL
B.主存采用多體交叉還是單體
C.主存容量和編址方式
D.主存頻寬的確定
最新試題
至少要分配給該程序多少個主存頁面才能獲得最高的命中率?
如果N=100,采用指令取消技術(shù)后,在程序執(zhí)行過程中,能夠節(jié)省多少個指令周期?
求出流水線的最優(yōu)調(diào)度策略及最小平均延遲時間和流水線的最大吞吐率。
要求操作碼的平均長度最短,請設(shè)計操作碼的編碼,并計算操作碼編碼的平均長度。
若Cache的4個塊號為C0、C1、C2和C3,列出程序執(zhí)行過程中的Cache塊地址流。
若傳送106個文字符號,且每個文字符號后均自動跟一個空格,按最短的編碼,共需傳送多少個二進(jìn)制位?若傳送波特率為9600bPS,共需傳送多少時間?
如果把一條指令的執(zhí)行過程分解為“取指令”、“分析”(包括譯碼和取操作數(shù)等)和“執(zhí)行”(包括運(yùn)算和寫回結(jié)果等)三個階段,并采用三級流水線。仍然要采用指令取消技術(shù),請修改上面的程序。
設(shè)計8位字長的寄存器—寄存器型指令3條,16位字長的寄存器一存儲器型變址尋址方式指令4條,變址范圍不小于正、負(fù)127。請設(shè)計指令格式,并給出指令各字段的長度和操作碼的編碼。
若采用FIFO替換算法,計算Cache的塊命中率。
有一個16KB4路組相聯(lián)Cache的32位微處理器,假定該Cache的塊為4個32位的字。主存地址為ABCDE8F8的單元在Cache中的什么位置。