問(wèn)答題AR譜估計(jì)中的虛假譜峰是怎樣產(chǎn)生的?怎樣避免產(chǎn)生虛假譜峰?譜線分裂的原因是什么?相位怎樣影響譜線的位置?如何減少這種影響?怎樣避免譜線分裂?噪聲對(duì)AR譜估計(jì)有什么影響?怎樣減少這種影響?

您可能感興趣的試卷

你可能感興趣的試題

最新試題

C54x DSP的CPU有多個(gè)運(yùn)算單元,累加器是其重要組成部分,請(qǐng)指出以下選項(xiàng)中哪些是C54x DSP的累加器?()

題型:多項(xiàng)選擇題

TMS320C54x DSP一般都采用雙電源、分內(nèi)核電源和IO電源。IO電源采用()供電。

題型:?jiǎn)雾?xiàng)選擇題

下列哪些選項(xiàng)屬于C54x DSP的片內(nèi)外設(shè)?()

題型:多項(xiàng)選擇題

對(duì)于C54x DSP的匯編語(yǔ)句“ STM #x, AR0 ”中使用了哪些尋址方式?()

題型:多項(xiàng)選擇題

對(duì)于C54x DSP,數(shù)值0.5若采用16位Q12表示法表示時(shí),其對(duì)應(yīng)的定點(diǎn)數(shù)為以下哪項(xiàng)?()

題型:?jiǎn)雾?xiàng)選擇題

TMS320VC5416 DSP中,算數(shù)邏輯運(yùn)算單元(ALU)的位數(shù)為以下哪項(xiàng)的值?()

題型:?jiǎn)雾?xiàng)選擇題

對(duì)于TMS320C5416DSP而言,如果外部輸入時(shí)鐘信號(hào)(CLKIN)為16MHz,通常可以在硬件初始化時(shí)配置時(shí)鐘模式寄存器(CLKMD寄存器)來(lái)對(duì)CLKIN信號(hào)進(jìn)行倍頻處理使其高速運(yùn)行。若軟件初始化時(shí)設(shè)置時(shí)鐘模式寄存器(CLKMD)的值為0x9007有效時(shí),TMS320C5416DSP的CPU實(shí)際運(yùn)行頻率為()

題型:?jiǎn)雾?xiàng)選擇題

工程實(shí)際中通常用來(lái)描述濾波器的幅頻響應(yīng)的參數(shù)是()。

題型:?jiǎn)雾?xiàng)選擇題

以下哪些項(xiàng)是C54x DSP的硬件結(jié)構(gòu)特點(diǎn)?()

題型:多項(xiàng)選擇題

窗函數(shù)法也稱為傅氏級(jí)數(shù)法,選取傅氏級(jí)數(shù)的項(xiàng)數(shù)愈多,引起的誤差就()。

題型:?jiǎn)雾?xiàng)選擇題