A.A∧7FH→A
B.A∨7FH→A
C.A∧80H→A
D.A∨V80H→A
您可能感興趣的試卷
你可能感興趣的試題
A.算術(shù)邏輯單元的輸入、輸出端都要有緩沖器
B.算術(shù)邏輯單元的兩個(gè)輸入端都有緩沖器,用兩次傳送動(dòng)作可把“和數(shù)”送至目的寄存器
C.必須三次動(dòng)作才能求和,且把“和數(shù)”送至目的寄存器
D.這種結(jié)構(gòu)一定是限制數(shù)據(jù)傳送的主要因素
A.原碼和反碼
B.原碼和補(bǔ)碼
C.補(bǔ)碼和反碼
D.以上都對(duì)
A.能發(fā)現(xiàn)1位二進(jìn)制數(shù)錯(cuò),但不能糾正
B.能發(fā)現(xiàn)并糾正1位二進(jìn)制數(shù)錯(cuò)
C.能發(fā)現(xiàn)并糾正2位二進(jìn)制數(shù)錯(cuò)
D.最多能發(fā)現(xiàn)2位二進(jìn)制數(shù)錯(cuò),且能糾正
A.0010
B.1011
C.1001
D.0111
最新試題
隨著集成電路技術(shù)的發(fā)展,有些芯片采用了()技術(shù),將地址信息分批送入芯片內(nèi)部。
全加器有三個(gè)輸入端,其中J′表示()。
總線寫(xiě)操作時(shí),CPU在()周期發(fā)送地址信號(hào)。
ASCII 字符中有四類(lèi),回車(chē)、換碼(ESC)屬于()。
用反碼做加法運(yùn)算時(shí),符號(hào)位如果有向高位進(jìn)位,則把該位的數(shù)字加到數(shù)的最低位,這種操作叫()法。
若某芯片存儲(chǔ)容量為16K×8bit,使用中它的首地址是4000H,則它的末地址應(yīng)該是()。
AGP有兩種工作方式:()方式和()方式。
定點(diǎn)數(shù)串行加法中,操作數(shù)都是8bit,則需要()個(gè)加法器。
在浮點(diǎn)表示法中,()使用定點(diǎn)整數(shù)。
在相對(duì)尋址中以()為變址器,位移量是符號(hào)數(shù)的補(bǔ)碼。