如圖7-19所示電路,正弦電流i2的有效值I2=1A,電流i3的有效值I2=2A,因此電流i1的有效值I2等于()。
A.
B.1+2=3A
C.2-1=1A
D.不能確定
您可能感興趣的試卷
你可能感興趣的試題
A.當元件R、L、C串聯時,端口總電壓有效值一定大于每個元件電壓的有效值
B.當元件R、L、C并聯時,L和C支路電流實際反向
C.對于感性電路,當電源頻率f增大時,|Z|將減小
D.當RLC串聯電路諧振時,電路電流達最小值
電路如圖7-17所示,已知I1=I2=1A,總電流I=()A。
A.2
B.1
C.
D.
A.
B.
C.
D.
如圖7-16所示電路中,電流I1和電流I2分別為()。
A.2.5A和1.5A
B.1A和0A
C.2.5A和0A
D.1A和1.5A
如圖7-15所示電路中,US=10V,i=1mA,則()。
A.因為i2=0,使電流i1=1mA
B.因為參數C未知,無法求出電流i
C.雖然電流i2未知,但是i>i1成立
D.電容存儲的能量為0
最新試題
共集電極放大電路如圖7-56所示。已知:β=50,,當輸入正弦電壓有效值Ui=7.5mV,輸出電壓有效值U0最接近于()。
某邏輯電路如圖7-62所示,若輸入A=1,B=0,則輸出F1和F2分別為()。
某一放大電路在負載開路時的輸出電壓為6V,當接入2kΩ的負載后,輸出電壓為4V,該放大電路的輸出電阻是()kΩ。
由圖7-58所示數字邏輯信號的波形可知,三者的邏輯關系是()。
欲使JK觸發(fā)器按工作,可使JK觸發(fā)器的輸入端()。
PLC運行過程中,()燈點亮表示CPU處于STOP(停止)模式
基本門如圖7-61a所示,其中,數字信號A由圖7-61b給出,那么,輸出F為()。
用3個D觸發(fā)器組成的電路如圖7-68所示,設Q2Q1Q0的初始狀態(tài)為000,觸發(fā)器F0的輸入端接+5V表明D0=1,那么,在第1個CP脈沖和第2個脈沖的上升沿過后Q2Q1Q0分別是()。
如圖7-70所示電路,Q1、Q2原始狀態(tài)為11,當輸入兩個脈沖后的新狀態(tài)為()。
邏輯表達式,可以簡化為()。