圖為調(diào)試晶閘管電路,在斷開Rd測(cè)量輸出電壓Ud是否正確可調(diào)時(shí),發(fā)現(xiàn)電壓表讀數(shù)不正確,接上Rd后一切正常,為什么?
您可能感興趣的試卷
你可能感興趣的試題
下列電力半導(dǎo)體器件電路符號(hào)中表示IGBT器件的電路符號(hào)是()
A.A
B.B
C.C
D.D
A. GTR
B. MOSFET
C. IGBT
D. GTO
A.GTR
B.MOSFET
C.IGBT
D.GTO
A.IGBT
B.GTR
C.MOSFET
D.GTO
最新試題
9個(gè)JK觸發(fā)器,通過電路設(shè)計(jì),可以接成()進(jìn)制以內(nèi)的,任意進(jìn)制的計(jì)數(shù)器。
平衡電阻是保證了集成運(yùn)放兩個(gè)輸入端,靜態(tài)時(shí)外接電阻相等。
如果用預(yù)置數(shù)法實(shí)現(xiàn)3秒倒計(jì)時(shí),74LS192預(yù)置數(shù)端輸入應(yīng)該是()
3位二進(jìn)制加法計(jì)數(shù)器的,計(jì)數(shù)長(zhǎng)度為()
下面哪個(gè)集成元件為四位二進(jìn)制超前進(jìn)位全加器()
6進(jìn)制異步清零,最后一個(gè)計(jì)數(shù)狀態(tài)應(yīng)該為()
二進(jìn)制計(jì)數(shù)器具有分頻的作用,分頻的規(guī)律表現(xiàn)為:5位二進(jìn)制計(jì)數(shù)器實(shí)現(xiàn)()分頻。
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
異步計(jì)數(shù)器的計(jì)數(shù)脈沖加到了最低位觸發(fā)器,而其它各位觸發(fā)器都是,依靠相鄰低位觸發(fā)器輸出的進(jìn)位脈沖,采用逐級(jí)傳遞方式進(jìn)行觸發(fā)。
下列受時(shí)鐘控制的是()