您可能感興趣的試卷
你可能感興趣的試題
A.256
B.128
C.16K
D.64K
A.1
B.2
C.3
D.4
A.9位
B.6位
C.3位
D.16位
A.控制CPU數(shù)據(jù)總線上數(shù)據(jù)流的流向
B.控制存儲(chǔ)器讀寫(xiě)操作的方向
C.控制流入、流出I/O接口信息的方向
D.以上三種作用
A.8
B.16
C.24
D.32
最新試題
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。