A.可降低硬件成本
B.兩個(gè)狀態(tài)的系統(tǒng)具有穩(wěn)定性
C.二進(jìn)制的運(yùn)算法則簡(jiǎn)單
D.上述三個(gè)原因
您可能感興趣的試卷
你可能感興趣的試題
A.通用寄存器
B.中斷向量表
C.緩沖寄存器
D.堆棧
A.用電平信號(hào)的有或無(wú)區(qū)分1或0
B.用電平信號(hào)的高或低區(qū)分1或0
C.有電平信號(hào)的上升邊表示1,下降邊表示0
D.用電平信號(hào)的前沿表示1,后沿表示0
最新試題
隨著集成電路技術(shù)的發(fā)展,有些芯片采用了()技術(shù),將地址信息分批送入芯片內(nèi)部。
目前的計(jì)算機(jī)對(duì)乘除法運(yùn)算的實(shí)現(xiàn)一般分為三種情況,其中()的運(yùn)算速度快,適用于大、中型計(jì)算機(jī)。
總線(xiàn)寫(xiě)操作時(shí),CPU在()周期發(fā)送地址信號(hào)。
ASCII 字符中有四類(lèi),回車(chē)、換碼(ESC)屬于()。
直接訪(fǎng)內(nèi)指令:“ADD 40”它需要三個(gè)機(jī)器周期完成,在獲得操作數(shù)的過(guò)程中需要()次訪(fǎng)內(nèi)。
某存儲(chǔ)芯片容量為16K×8bit,它的地址線(xiàn)(不是復(fù)用地址線(xiàn))應(yīng)該是()條。
能存放一個(gè)二進(jìn)制位,即具有兩種狀態(tài)的元件稱(chēng)為()元件。
浮點(diǎn)數(shù)加減法中,“對(duì)階”時(shí)是小階碼數(shù)的尾數(shù)每()移1bit,且階+1,從而保持原數(shù)數(shù)值不變。
8088CPU中,以下哪一個(gè)部件不屬于BIU部分?()
AGP有兩種工作方式:()方式和()方式。