A.12
B.24
C.30
D.36
您可能感興趣的試卷
你可能感興趣的試題
A.電子
B.空穴
C.質(zhì)子
D.原子
A.線性關(guān)系
B.對(duì)數(shù)關(guān)系
C.指數(shù)關(guān)系
D.復(fù)雜函數(shù)
A.P
B.I
C.N
D.P表面
A.控制溫度
B.控制濕度
C.提高充電效率
D.防止蓄電池過(guò)放
A.多數(shù)載流子
B.少數(shù)載流子
C.填充因子
D.電子空穴對(duì)
最新試題
下列受時(shí)鐘控制的是()
反相比例運(yùn)算電路,平衡電阻的求法:令ui=0,則uo=0,此時(shí)反相端對(duì)地總電阻值,即為所求平衡電阻值。
如果用預(yù)置數(shù)法實(shí)現(xiàn)3秒倒計(jì)時(shí),74LS192預(yù)置數(shù)端輸入應(yīng)該是()
全加器的輸出信號(hào)是()
9個(gè)JK觸發(fā)器,通過(guò)電路設(shè)計(jì),可以接成()進(jìn)制以內(nèi)的,任意進(jìn)制的計(jì)數(shù)器。
下面哪個(gè)集成元件為四位二進(jìn)制超前進(jìn)位全加器()
所謂異步時(shí)序邏輯電路,是指電路中所有的觸發(fā)器,具有同一個(gè)時(shí)鐘脈沖CP的作用,因此各觸發(fā)器的狀態(tài)也不可能處于同一時(shí)刻改變。
放大電路靜態(tài)工作點(diǎn)設(shè)置不妥當(dāng),會(huì)產(chǎn)生飽和失真或截止失真。
3個(gè)JK觸發(fā)器,通過(guò)電路設(shè)計(jì),可以接成()進(jìn)制以內(nèi)的,任意進(jìn)制的計(jì)數(shù)器。
本征半導(dǎo)體是(),導(dǎo)電能力弱。