A.STD
B.STI
C.CLD
D.CLI
您可能感興趣的試卷
你可能感興趣的試題
A.0和0
B.0和1
C.1和0
D.1和1
A.CX=0或ZF=1
B.CX=0且ZF=l
C.CX=l或ZF=0
D.CX=l且ZF=0
A.CF=1
B.CF=1且ZF=0
C.ZF=0
D.CF=0或ZF=l
A.ZF=1
B.CF=0
C.ZF=0
D.CF=l
將累加器AX的內(nèi)容清零的正確指令是()
A.A
B.B
C.C
D.D
最新試題
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過()間接給出。
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。