A.雖增加CPI,但更減少I
B.雖增加CPI,但更減少T
C.雖增加T,但更減少CPI
D.雖增加I,但更減少CPI
您可能感興趣的試卷
你可能感興趣的試題
直接存儲器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲器和(2)之間直接進行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號。
A.結(jié)束地址
B.設(shè)備類型
C.數(shù)據(jù)長度
D.數(shù)據(jù)速率
直接存儲器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲器和(2)之間直接進行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號。
A.結(jié)束地址
B.起始地址
C.設(shè)備類型
D.數(shù)據(jù)速率
直接存儲器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲器和(2)之間直接進行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號。
A.外部設(shè)備
B.系統(tǒng)時鐘
C.系統(tǒng)總線
D.中央處理器
直接存儲器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲器和(2)之間直接進行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號。
A.外部設(shè)備
B.運算器
C.緩存
D.中央處理器
直接存儲器訪問(DMA)是一種快速傳遞大量數(shù)據(jù)常用的技術(shù)。工作過程大致如下。
①向CPU申請DMA傳送。
②獲CPU允許后,DMA控制器接管(1)的控制權(quán)。
③在DMA控制器的控制下,在存儲器和(2)之間直接進行數(shù)據(jù)傳送,在傳送過程中不需要(3)的參與。開始時需提供要傳送的數(shù)據(jù)的(4)和(5)。
④傳送結(jié)束后,向CPU返回DMA操作完成信號。
A.系統(tǒng)控制臺
B.系統(tǒng)總線
C.I/O控制器
D.中央處理器
最新試題
計算機一般采用三層存儲器層次結(jié)構(gòu),分別指()()和()。
空白(1)處應(yīng)選擇()
如果一條流水線由3個子任務(wù)組成,它們分別需要的時間為50ms、60ms和20ms,現(xiàn)在有200個任務(wù)需要流水執(zhí)行,則需要的時間為()
空白(2)處應(yīng)選擇()
空白(1)處應(yīng)選擇()
高速緩存中需要將主存地址轉(zhuǎn)換成cache地址,這種地址的轉(zhuǎn)換稱為地址映像,cache的地址映像方法有()()和()
空白(1)處應(yīng)選擇()
簡述RISC指令系統(tǒng)和CISC指令系統(tǒng)的區(qū)別。
計算機容錯技術(shù)是指采用冗余方法消除故障影響,一般有()和()兩種方法。
空白(2)處應(yīng)選擇()