A.CPU訪問存儲器的時間是由存儲器的容量決定的,存儲器容量越大,訪問存儲器所需的時間越長
B.大多數(shù)個人計算機(jī)中可配置的內(nèi)存容量僅受地址總線位數(shù)限制
C.因?yàn)閯討B(tài)存儲器是破壞性讀出,所以必須不斷地刷新
D.一般情況下,ROM和RAM在存儲體中是統(tǒng)一編址的
您可能感興趣的試卷
你可能感興趣的試題
A.堆棧尋址方式
B.立即尋址方式
C.隱含尋址方式
D.間接尋址方式
A.程序計數(shù)器
B.指令寄存器
C.地址寄存器
D.地址譯碼器
A.繪圖儀
B.鼠標(biāo)器
C.條形碼閱讀器
D.鍵盤
A.16
B.20
C.24
D.32
A.程序計數(shù)器
B.指令寄存器
C.地址寄存器
D.地址譯碼器
A.算術(shù)運(yùn)算結(jié)果
B.邏輯運(yùn)算結(jié)果
C.運(yùn)算類型
D.算術(shù)、邏輯運(yùn)算及測試指令的結(jié)果狀態(tài)
A.由軟件實(shí)現(xiàn),考慮到實(shí)現(xiàn)很簡便
B.由硬件實(shí)現(xiàn),考慮到實(shí)現(xiàn)速度要快
C.由軟件和硬件組合實(shí)現(xiàn),考慮到性價比要高
D.既可以用軟件實(shí)現(xiàn),也可以用硬件實(shí)現(xiàn),考慮到實(shí)現(xiàn)的靈活性
A.減少主機(jī)箱的體積
B.解決容量、價格、速度三者之間的矛盾
C.保存大量數(shù)據(jù)方便
D.操作方便
A.RAM
B.EPROM
C.CD-ROM
D.SRAM
A.進(jìn)行加法運(yùn)算,因?yàn)樗械挠嬎愣伎梢赞D(zhuǎn)變?yōu)榧臃?br />
B.進(jìn)行整數(shù)運(yùn)算和浮點(diǎn)數(shù)運(yùn)算
C.執(zhí)行用二進(jìn)制編寫的程序
D.進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算
最新試題
在CPU的寄存器中,PSW用來存放()。
計算機(jī)的內(nèi)存儲器與外存儲器相比,內(nèi)存儲器(1)。內(nèi)存儲器可與CPU(2)交換信息。內(nèi)存儲器可分為(3)和ROM??瞻祝?)處應(yīng)選擇()
下列部件中不屬于輸入設(shè)備的有(1)。既可作為輸入設(shè)備,又可以作為輸出設(shè)備的是(2)??瞻祝?)處應(yīng)選擇()
在高速計算機(jī)中,廣泛采用流水線技術(shù)。例如,可以將指令執(zhí)行分成取指令、分析指令和執(zhí)行指令3個階段,不同指令的不同階段可以(1)執(zhí)行;各階段的執(zhí)行時間最好(2);否則在流水線運(yùn)行時,每個階段的執(zhí)行時間應(yīng)?。?)??瞻祝?)處應(yīng)選擇()
在計算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲器按字節(jié)編址,指令字長32位),每執(zhí)行一條指令,使程序計數(shù)器自動加(3)。算術(shù)邏輯運(yùn)算的結(jié)果通常放在(4)中??瞻祝?)處應(yīng)選擇()
控制器是構(gòu)成CPU的核心部件之一,它由多個硬件組成,而(1)不是構(gòu)成控制器的部件。目前cache已經(jīng)成為CPU的重要組成部分之一,在下面的關(guān)于cache的描述中,(2)是正確的。空白(2)處應(yīng)選擇()
CPU組成中不包括()。
在計算機(jī)中,保存當(dāng)前正在執(zhí)行的指令的寄存器為(1),存放當(dāng)前指令地址的寄存器叫(2)。在順序執(zhí)行指令的情況下(存儲器按字節(jié)編址,指令字長32位),每執(zhí)行一條指令,使程序計數(shù)器自動加(3)。算術(shù)邏輯運(yùn)算的結(jié)果通常放在(4)中??瞻祝?)處應(yīng)選擇()
采用串行接口進(jìn)行七位ASCII碼的傳送,帶有一位奇校驗(yàn)位、一位起始位和一位停止位,當(dāng)波特率為9600波特時,字符傳送速率為()。
若內(nèi)存按字節(jié)編址,用存儲容量為4Kb×8的存儲器芯片構(gòu)成地址編號8000H至FFFFH的內(nèi)存空間,則至少需要()片。