A.00001000,0001,00000110
B.00000100,0000,00000110
C.00000100,0000,00000010
D.00001000,0000,00000110
您可能感興趣的試卷
你可能感興趣的試題
A.乘積寄存器的最低位為1
B.乘數(shù)寄存器的最低位為1
C.乘數(shù)寄存器的最低位為0
D.被乘數(shù)寄存器的最低位為1
A.超前進(jìn)位加法器門延遲比行波進(jìn)位加法器更長(zhǎng)
B.行波進(jìn)位加法器電路實(shí)現(xiàn)更加復(fù)雜
C.行波進(jìn)位加法器門延遲比超前進(jìn)位加法器更長(zhǎng)
D.行波進(jìn)位加法器電路實(shí)現(xiàn)相對(duì)簡(jiǎn)單
A.對(duì)于MIPS,提供兩類不同的指令分別處理,分別是:將操作數(shù)看做有符號(hào)數(shù),發(fā)生“溢出”時(shí)產(chǎn)生異常;將操作數(shù)看做無(wú)符號(hào)數(shù),不處理“溢出”
B.對(duì)于MIPS,提供兩類不同的指令分別處理,分別是:將操作數(shù)看做無(wú)符號(hào)數(shù),發(fā)生“溢出”時(shí)產(chǎn)生異常;將操作數(shù)看做有符號(hào)數(shù),不處理“溢出”
C.對(duì)于x86,利用標(biāo)志寄存器中的ZF位,發(fā)生溢出,設(shè)置ZF=1
D.對(duì)于x86,利用標(biāo)志寄存器中的OF位,發(fā)生溢出,設(shè)置OF=1
A.Output time
B.Hold time
C.Input time
D.CLK-to-Q time
A.3T
B.4T
C.5T
D.7T
最新試題
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。
已知X=10111001,Y=-00101011,求[X +Y]補(bǔ),正確結(jié)果為()。
()又稱字選法,所對(duì)應(yīng)的存儲(chǔ)器是字結(jié)構(gòu)的。
RAM記憶單元從6管變到4管,在保持狀態(tài)時(shí)沒有外加電源供電,使得RAM成為了()。
()又稱為萬(wàn)國(guó)碼,是由許多語(yǔ)言軟件制造商聯(lián)盟制定的可以容納世界上所有文字和符號(hào)的字符編碼方案。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.讀取指令B.指令譯碼C.下一條指令地址的計(jì)算D.數(shù)據(jù)計(jì)算E.控制器設(shè)計(jì)簡(jiǎn)單F.控制器設(shè)計(jì)復(fù)雜(1)一個(gè)指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對(duì)所有指令都相同。(2)一個(gè)指令周期中,()對(duì)多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過程中,一定要完成()并保存,以保證程序自動(dòng)連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點(diǎn)是()。(5)指令流水線方式是提高計(jì)算機(jī)硬件性能的重要技術(shù)和有效措施,但它的()。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
軟件堆棧在工作中()移動(dòng)。
計(jì)算機(jī)中機(jī)器訪問的最小單位被稱為()。