A.監(jiān)控程序
B.調(diào)試程序
C.檢查故障
D.匯編程序
您可能感興趣的試卷
你可能感興趣的試題
A.執(zhí)行指令的過程
B.取指令和執(zhí)行指令的過程
C.執(zhí)行操作碼的過程
D.單步執(zhí)行程序的過程
A.三態(tài)門
B.直接
C.與非門
D.PC
A.可讀可寫,掉電信息不丟失
B.可讀可寫,掉電信息丟失
C.不可讀可寫,掉電信息不丟失
D.可讀不可寫,掉電信息不丟失
A.可讀可寫,掉電信息不丟失
B.可讀可寫,掉電信息丟失
C.不可讀可寫,掉電信息不丟失
D.可讀不可寫,掉電信息丟失
A.4000H
B.10000H
C.6400H
D.64000H
最新試題
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
按照是否需要刷新操作分類,RAM可分為()和()。
I2C總線的兩條信號(hào)線的名稱是()和()。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
SPI總線有四工作模式,取決于()和()這兩位的組合。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過()間接給出。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。