A.代碼段地址
B.數(shù)據(jù)段地址
C.I/O端口地址(端口號)
D.附加段地址
您可能感興趣的試卷
你可能感興趣的試題
A.6554H
B.6B244H
C.5F824H
D.B244H
A.5DA54H
B.7654H
C.69254H
D.9254H
A.014BBH
B.13AC0H
C.13AB0H
D.13BC0H
A.16根數(shù)據(jù)線,數(shù)據(jù)總線寬度是16位。
B.16根數(shù)據(jù)線,數(shù)據(jù)總線寬度是8位。
C.8根數(shù)據(jù)線,數(shù)據(jù)總線寬度是16位。
D.8根數(shù)據(jù)線,數(shù)據(jù)總線寬度是8位。
A.用于數(shù)據(jù)記憶功能
B.用于數(shù)據(jù)傳輸功能
C.用于數(shù)據(jù)控制功能
D.用于編譯碼功能
最新試題
8086CPU讀取外設(shè)端口數(shù)據(jù)時,一次可以讀取16位二進(jìn)制數(shù)。()
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個。
MSP430單片機(jī)可以通過方向寄存器的8個位分別定義8個引腳的輸入/輸出方向。()
指令A(yù)DD AL,6[BP][DI]是錯誤的。()
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
I2C總線的多主機(jī)仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
假設(shè)在增計數(shù)模式下的計數(shù)時鐘為12MHz,定時1s如何實(shí)現(xiàn)()。
按照是否需要刷新操作分類,RAM可分為()和()。
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲器。()
下列選項中不屬于使用中斷的優(yōu)勢的選項是()。