A.正數(shù)+負(fù)數(shù)
B.正數(shù)-負(fù)數(shù)
C.負(fù)數(shù)+負(fù)數(shù)
D.負(fù)數(shù)-正數(shù)
您可能感興趣的試卷
你可能感興趣的試題
A.原碼表示法中,可表示的范圍最大,零有惟一的表示法
B.反碼表示法中,可表示的范圍最大,零有惟一的表示法
C.補(bǔ)碼表示法中,可表示的范圍最大,零有惟一的表示法
D.補(bǔ)碼等于反碼加1,所以它們表示數(shù)的范圍相同
A.主頻
B.可靠性
C.兼容性
D.性能價(jià)格比
A.批處理系統(tǒng)
B.分時(shí)系統(tǒng)
C.實(shí)時(shí)系統(tǒng)
D.以上都可以
A.與80486同頻率比,整數(shù)運(yùn)算速度提高一倍
B.與80486同頻率比,浮點(diǎn)性能提高五倍
C.Pentium 中每個(gè)時(shí)鐘周期內(nèi)可執(zhí)行兩條整數(shù)指令
D.Pentium 中每個(gè)時(shí)鐘周期內(nèi)可執(zhí)行兩條浮點(diǎn)指令
最新試題
浮點(diǎn)數(shù)加減法中,“對(duì)階”時(shí)是小階碼數(shù)的尾數(shù)每()移1bit,且階+1,從而保持原數(shù)數(shù)值不變。
SP=0100H,當(dāng)把字?jǐn)?shù)據(jù)2107H壓入堆棧后,SP的值是()。
隨著集成電路技術(shù)的發(fā)展,有些芯片采用了()技術(shù),將地址信息分批送入芯片內(nèi)部。
定點(diǎn)數(shù)串行加法中,操作數(shù)都是8bit,則需要()個(gè)加法器。
按顯示功能分類,有普通顯示器和()。
某存儲(chǔ)芯片容量為16K×8bit,它的地址線(不是復(fù)用地址線)應(yīng)該是()條。
低功耗的TTL集成電路芯片是指()(×××表示編號(hào))
如果CS=1122H,IP=0033H,則經(jīng)過地址加法器運(yùn)算后得到的物理地址是()。
為存儲(chǔ)和處理方便,無論何種漢字輸入碼送入計(jì)算機(jī)都要把它變?yōu)榻y(tǒng)一的()碼。
ASCII 字符中有四類,回車、換碼(ESC)屬于()。