A.行線和列線同時(shí)選中時(shí),存儲(chǔ)單元有1位數(shù)據(jù)輸出
B.存儲(chǔ)單元既有正相數(shù)據(jù)輸出,也有反相數(shù)據(jù)輸出
C.存儲(chǔ)單元只有正相數(shù)據(jù)輸出
D.向存儲(chǔ)單元寫入數(shù)據(jù)時(shí),既要提供正相數(shù)據(jù),也要提供反相數(shù)據(jù)
您可能感興趣的試卷
你可能感興趣的試題
A.4個(gè)
B.6個(gè)
C.8個(gè)
D.10個(gè)
A.雙極型SRAM由于工作速度快通常用作Cache,MOS型SRAM由于功耗低、成本低常用于嵌入式系統(tǒng)的主存
B.MOSSRAM由于工作速度快通常用作Cache,雙極型SRAM由于功耗低、成本低常用于嵌入式系統(tǒng)的主存
C.Cache和嵌入式系統(tǒng)的主存都使用雙極型SRAM
D.Cache和嵌入式系統(tǒng)的主存都使用MOS型SRAM
A./CE引腳為低電平,/OE引腳為低電平,/WE引腳為低電平
B./CE引腳為低電平,/OE引腳為高電平,/WE引腳為低電平
C./CE引腳為低電平,/OE引腳為低電平,/WE引腳為高電平
D./CE引腳為高電平,/OE引腳為低電平,/WE引腳為高電平
A./CE引腳為低電平,/OE引腳為低電平,/WE引腳為低電平
B./CE引腳為低電平,/OE引腳為高電平,/WE引腳為低電平
C./CE引腳為低電平,/OE引腳為低電平,/WE引腳為高電平
D./CE引腳為高電平,/OE引腳為低電平,/WE引腳為高電平
A.4根
B.8根
C.12根
D.16根
最新試題
I2C總線的通信速率僅由主機(jī)確定。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
SPI總線有四工作模式,取決于()和()這兩位的組合。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
STM32的I2C總線開(kāi)啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無(wú)需發(fā)送設(shè)備的地址號(hào)。