問答題設數(shù)據(jù)總線上接有A、B、C、D四個寄存器,要求選用合適的74系列芯片,完成下列邏輯設計:

設計一個電路,實現(xiàn)下列操作:
T0時刻完成D→總線;
T1時刻完成總線→A;
T2時刻完成A→總線;
T3時刻完成總線→B。


您可能感興趣的試卷

你可能感興趣的試題

最新試題

從給定的選項中選擇你認為正確的一項。A.半加器B.全加器C.原碼D.補碼E.數(shù)據(jù)校驗F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應的邏輯電路組成的。(2)定點數(shù)的加減法可以由帶符號位的原碼、反碼和補碼直接參與運算,其中()加減法運算的實現(xiàn)規(guī)則最簡單,電路實現(xiàn)也最方便。(3)執(zhí)行補碼加減法運算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運算后,若兩個符號位不同,即出現(xiàn)01和10,表示運算結(jié)果()。(5)在數(shù)值運算中數(shù)值位向符號位進位,或符號位向更高位進位產(chǎn)生的溢出,可以用這兩個進位輸出的()操作來判斷。

題型:問答題

動態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲信息的。

題型:單項選擇題

柵極電平只能維持一段時間,若要維持所保存的信息,需要對C1、C2電容充電,此過程被稱為“刷新(refresh)”。刷新過程也就是讀出過程,但只為完成充電而并不需要讀出信息,定期執(zhí)行一次()。

題型:單項選擇題

在計算機存儲層次結(jié)構(gòu)中,以下哪種存儲器技術(shù)能同時具備高速訪問、低功耗和大容量?()

題型:單項選擇題

從給定的選項中選擇認為正確的一項。A.并行B.串行C.端口D.接口E.輸出指令F.輸入指令(1)近距離設備與主機間傳輸數(shù)據(jù),適合選用()接口。(2)遠程終端及計算機網(wǎng)絡設備等遠離主機的設備傳輸信息,更適合選用()接口。(3)接口與端口是兩個不同的概念,()是指接口電路中可以被CPU直接訪問的寄存器。(4)CPU通過()可以從有關(guān)端口讀取信息。(5)CPU也可以通過()把信息寫入有關(guān)端口。

題型:問答題

從給定的選項中選擇你認為正確的一項。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對于同一個數(shù)值,它的()與補碼數(shù)的數(shù)值位相同,符號位相反。(2)浮點數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點的位置可以在數(shù)據(jù)位移動的數(shù)據(jù)稱為()。(4)浮點數(shù)的溢出,是由其()是否溢出表現(xiàn)出來的。(5)在實用中把浮點數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項處理稱之為()。

題型:問答題

從給定的選項中選擇你認為正確的一項。A.讀取指令B.指令譯碼C.下一條指令地址的計算D.數(shù)據(jù)計算E.控制器設計簡單F.控制器設計復雜(1)一個指令周期中,()是每一條指令都必須執(zhí)行的,所完成的功能對所有指令都相同。(2)一個指令周期中,()對多數(shù)指令所完成的功能是類似的。(3)一條指令在執(zhí)行過程中,一定要完成()并保存,以保證程序自動連續(xù)執(zhí)行。(4)指令采取順序方式執(zhí)行的優(yōu)點是()。(5)指令流水線方式是提高計算機硬件性能的重要技術(shù)和有效措施,但它的()。

題型:問答題

從給定的選項中選擇你認為正確的一項。A.微指令地址B.控制存儲器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡單G.復雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號被讀出后,還需經(jīng)過一個()送到被控制部件。(3)相對硬連線控制器,微程序控制器的設計與實現(xiàn)()。(4)為了獲得快一些的運行速度,控制器部件應選擇()。(5)()是微程序控制器的核心部件。

題型:問答題

在堆棧計算機中,保存操作數(shù)和運算結(jié)果的唯一場所是()。

題型:單項選擇題

計算機采用總線結(jié)構(gòu)的好處是()。

題型:多項選擇題