填空題CPU的主頻為8MHz,若每個機(jī)器周期包含4個時鐘周期,該機(jī)的平均執(zhí)行速度為0.8MIPS,則該機(jī)的時鐘周期為()μs,平均指令周期為()μs,每個指令周期含()機(jī)器周期。

您可能感興趣的試卷

最新試題

從給定的選項中選擇你認(rèn)為正確的一項。A.微指令地址B.控制存儲器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡單G.復(fù)雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號被讀出后,還需經(jīng)過一個()送到被控制部件。(3)相對硬連線控制器,微程序控制器的設(shè)計與實(shí)現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。

題型:問答題

硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。

題型:單項選擇題

()又稱字選法,所對應(yīng)的存儲器是字結(jié)構(gòu)的。

題型:單項選擇題

將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。

題型:單項選擇題

從給定的選項中選擇你認(rèn)為正確的一項。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個進(jìn)位輸出的()操作來判斷。

題型:問答題

將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。

題型:單項選擇題

動態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲信息的。

題型:單項選擇題

從給定的選項中選擇認(rèn)為正確的一項。A.存儲矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無論是動態(tài)存儲器還是靜態(tài)存儲器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對另外兩種映像方式的折中,是它們的普遍形式。(3)計算機(jī)存儲系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級結(jié)構(gòu)存儲器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。

題型:問答題

主存儲器通常由以下哪些部分組成?()

題型:多項選擇題

刷新控制電路的主要任務(wù)是解決刷新和()之間的矛盾。

題型:單項選擇題