存儲(chǔ)器的有效是用于:()
A.系統(tǒng)中的其它芯片選中存儲(chǔ)器
B.存儲(chǔ)器選中系統(tǒng)中的其它芯片
C.存儲(chǔ)器向外界表明其工作狀態(tài)
D.禁止存儲(chǔ)器工作
您可能感興趣的試卷
你可能感興趣的試題
A.256×8
B.1K×8
C.2K×8
D.4K×8
A.4片
B.8片
C.16片
D.32片
A.靜態(tài)RAM和動(dòng)態(tài)RAM
B.動(dòng)態(tài)RAM和EPROM
C.EPROM和FLASH
D.FLASH和靜態(tài)RAM
A.靜態(tài)RAM
B.動(dòng)態(tài)RAM
C.EPROM
D.FLASH
A.靜態(tài)RAM
B.動(dòng)態(tài)RAM
C.EPROM
D.FLASH
最新試題
MSP430單片機(jī)可以通過方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
通過條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
按照是否需要刷新操作分類,RAM可分為()和()。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
在IN和OUT指令中,當(dāng)端口號(hào)大于FFH(255)時(shí),必須通過()間接給出。