當(dāng)=1時(shí),可以進(jìn)行的操作有:()
A.寫存儲(chǔ)器
B.讀存儲(chǔ)器
C.寫I/O端口
D.讀I/O端口
您可能感興趣的試卷
你可能感興趣的試題
A.寫存儲(chǔ)器
B.讀存儲(chǔ)器
C.寫I/O端口
D.讀I/O端口
A.可以輸入地址
B.可以輸出地址
C.可以輸入數(shù)據(jù)
D.可以輸出數(shù)據(jù)
A.3490H:00ABH
B.0349H:00ABH
C.3255H:245BH
D.00ABH:3490H
A.輸入引腳
B.輸出引腳
C.高電平表示存儲(chǔ)器或外設(shè)已準(zhǔn)備好
D.低電平表示存儲(chǔ)器或外設(shè)已準(zhǔn)備好
A.
B.HOLD
C.DEN
D.READY
最新試題
按照是否需要刷新操作分類,RAM可分為()和()。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
SPI總線有四工作模式,取決于()和()這兩位的組合。
在I2C總線中,應(yīng)答信號始終由從機(jī)發(fā)出。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()