單項(xiàng)選擇題有一個(gè)實(shí)時(shí)數(shù)據(jù)采集系統(tǒng),要求10ms進(jìn)行一次數(shù)據(jù)采集,然后進(jìn)行數(shù)據(jù)處理及顯示輸出,應(yīng)采用的數(shù)據(jù)傳送方式為()。

A.無(wú)條件傳送方式
B.查詢方式
C.中斷方式
D.直接存儲(chǔ)器存取方式


您可能感興趣的試卷

你可能感興趣的試題

1.單項(xiàng)選擇題DMAC向CPU發(fā)出請(qǐng)求信號(hào),CPU響應(yīng)并交出總線控制權(quán)后將()

A.反復(fù)執(zhí)行空操作,直到DMA操作結(jié)束
B.進(jìn)入暫停狀態(tài),直到DMA操作結(jié)束
C.進(jìn)入保持狀態(tài),直到DMA操作結(jié)束
D.進(jìn)入等待狀態(tài),直到DMA操作結(jié)束

2.多項(xiàng)選擇題用計(jì)數(shù)器/定時(shí)器8253從100Hz的輸入獲得10Hz的輸出,可以使用的有:()

A.方式0
B.方式1
C.方式2
D.方式3
E.方式4
F.方式5

3.多項(xiàng)選擇題計(jì)數(shù)器/定時(shí)器8253在對(duì)3個(gè)計(jì)數(shù)通道作初始化時(shí),區(qū)分不同計(jì)數(shù)通道的方法是:()

A.將控制字寫(xiě)入3個(gè)不同的控制字寄存器
B.將控制字寫(xiě)入同一個(gè)控制字寄存器
C.用地址線來(lái)選擇不同的控制字寄存器
D.在控制字中指定不同的計(jì)數(shù)通道

4.多項(xiàng)選擇題計(jì)數(shù)器/定時(shí)器8253使用GATE作為允許/禁止計(jì)數(shù)信號(hào)的有:()

A.方式0
B.方式1
C.方式2
D.方式3
E.方式4
F.方式5

5.多項(xiàng)選擇題計(jì)數(shù)器/定時(shí)器8253使用GATE作為啟動(dòng)信號(hào)的有:()

A.方式0
B.方式1
C.方式2
D.方式3
E.方式4
F.方式5

最新試題

STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。

題型:填空題

某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。

題型:?jiǎn)雾?xiàng)選擇題

在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。

題型:判斷題

ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()

題型:判斷題

容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。

題型:填空題

I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。

題型:填空題

8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()

題型:判斷題

SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。

題型:填空題

在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。

題型:填空題

采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫(xiě)8個(gè)芯片。()

題型:判斷題