A.1,0,0
B.0,0,1
C.0,1,0
D.0,0,0
您可能感興趣的試卷
你可能感興趣的試題
A.主存速度的不足
B.外存速度的不足
C.主存容量的不足
D.主存速度和容量的不足
A.1782H和0F22H
B.1782H和0F24H
C.1782H和0F1CH
D.1782H和0F1EH
A.讀取8259中OCW3的內(nèi)容
B.讀取8259中斷屏蔽寄存器的內(nèi)容
C.讀取中斷類型碼
D.清除中斷申請寄存器IRRi
A.計(jì)數(shù)器式ADC
B.雙積分式ADC
C.逐次逼近式ADC
D.高速并行轉(zhuǎn)換式ADC
A.10E96H
B.7A814H
C.7A818H
D.10EB6H
最新試題
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時(shí)鐘信號(hào)的控制下,兩個(gè)雙向()寄存器進(jìn)行數(shù)據(jù)交換。
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對A19~A15進(jìn)行全譯碼,需要()片。
I2C總線的兩條信號(hào)線的名稱是()和()。
STM32的I2C接口最多有()個(gè),在快速模式下,最高通訊速度可達(dá)()。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。