A.段內(nèi)間接轉(zhuǎn)移
B.段間間接轉(zhuǎn)移
C.段內(nèi)直接轉(zhuǎn)移
D.段間直接轉(zhuǎn)移
您可能感興趣的試卷
你可能感興趣的試題
A.4GB
B.1MB
C.64KB
D.1KB
已知以下數(shù)據(jù)段:
DATA SEGMENT
VAR1 DB 10 dup(2, 3 dup())
VAR2 DW VAR3, VAR1, 10h
VAR3 DB 10, , 12 dup()
DATA ENDS
數(shù)據(jù)段DATA中定義的三個變量共占用()字節(jié)空間。
A.68
B.58
C.78
D.57
A.4KB
B.64KB
C.1MB
D.4GB
A.14
B.15
C.16
D.17
A.中斷請求寄存器IRR
B.中斷屏蔽寄存器IMR
C.中斷服務(wù)寄存器ISR
D.標(biāo)志寄存器EFLAGS
最新試題
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
增計數(shù)模式的計數(shù)過程是()。
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進(jìn)行數(shù)據(jù)交換。
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線調(diào)試。()
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個。
SPI總線的4個信號是()、()、()和/CS或/SS。
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。
SPI總線有四工作模式,取決于()和()這兩位的組合。
在I2C總線中,應(yīng)答信號始終由從機(jī)發(fā)出。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。