A.CX
B.BX
C.BP
D.DI
您可能感興趣的試卷
你可能感興趣的試題
A.符號地址
B.物理地址
C.偏移地址
D.邏輯地址
A.20102H
B.20101H
C.200FEH
D.200FFH
如圖所示的三態(tài)輸出電路,當(dāng)()時(shí),VB≈VDD。
A.E(ENABLE)=1,A=1
B.E(ENABLE)=1,A=0
C.E(ENABLE)=0,A=1
D.E(ENABLE)=0,A=0
A.4LOOP
B.DELAYIS
C.MAINA/B
D.GAMA$1
A.CLK
B.INTR
C.NMI
D.ALE
最新試題
I2C總線的多主機(jī)仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
在IN和OUT指令中,當(dāng)端口號大于FFH(255)時(shí),必須通過()間接給出。
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個(gè)字節(jié)的各位分別存儲在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
MSP430單片機(jī)可以通過方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
按照是否需要刷新操作分類,RAM可分為()和()。
容量為8K×8bit的存儲器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
10號DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()