①MOV AX,1000H
②MOV AX,[1000H]
③MOV AX,BX
上述三條指令,根據(jù)其尋址方式的不同,判斷執(zhí)行速度,由快至慢的順序為()
A.③②①
B.①③②
C.①②③
D.②③①
您可能感興趣的試卷
你可能感興趣的試題
A.時鐘周期
B.等待狀態(tài)
C.指令隊列
D.中斷向量
A.11001111
B.11101101
C.00010001
D.11101100
A.MOV V1,20H
B.MOV V1,V2
C.MOV AL,V1
D.MOV 2000H,V2
執(zhí)行下列程序段:
MOV AX,0
MOV BX,1
MOV CX,100
AA:ADD AX,BX
INC BX
LOOP AA
HLT
執(zhí)行后的結(jié)果:(AX)=(),(BX)=()。
A.5050,99
B.2500,100
C.5050,101
D.2550,102
A.CX
B.BX
C.BP
D.DI
最新試題
MSP430單片機的JTAG引腳可用于程序下載和在線調(diào)試。()
只要讀取8086CPU存儲器偶地址存儲體內(nèi)容時,BHE#=1,A0=0。()
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。
指令LEA BX,TABLE等價于指令MOV BX,OFFSET TABLE。()
SPI總線的4個信號是()、()、()和/CS或/SS。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
某存儲器系統(tǒng)要求采用3:8譯碼器對A19~A15進行全譯碼,需要()片。
I2C總線的通信速率僅由主機確定。
在I2C總線中,應(yīng)答信號始終由從機發(fā)出。
8086CPU讀取外設(shè)端口數(shù)據(jù)時,一次可以讀取16位二進制數(shù)。()