下圖為m×n的RAM,WE及ME的電位分別為()時,為數(shù)據(jù)寫入。
A.WE=1,ME=0
B.WE=1,ME=1
C.WE=0,ME=0
D.WE=0,ME=1
您可能感興趣的試卷
你可能感興趣的試題
如圖所示總線結(jié)構(gòu)的原理圖,4個寄存器A,B,C和D,其控制字CON=()
A.W1W2W3W4
B.LAEALBEBLCECLDEDCLK
C.LAEALBEBLCECLDED
MDR和MAR以及RAM的聯(lián)系如圖所示,MDR和MAR分別是()位的寄存器。
A.8,8
B.8,12
C.12,8
D.12,12
A.1024個二進(jìn)制符號
B.1000個二進(jìn)制符號
C.1024個字節(jié)
D.1000個字節(jié)
A.00H;34H
B.00H;12H
C.12H;00H
D.12H;34H
有如下定義
TABLE1 DD 0,1,2,3
TABLE2 DB 30H, 31H, 32H, 33H
則下列指令中,()項(xiàng)是正確的。
A.MOV AX,TABLE1
B.MOV BX,TABLE2
C.MOV AX,WORD PTR TABLE1
D.MOV BX,BYTE PTR TABLE1
最新試題
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個有效的標(biāo)志位。
STM32的I2C接口最多有()個,在快速模式下,最高通訊速度可達(dá)()。
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()
指令LEA BX,TABLE等價于指令MOV BX,OFFSET TABLE。()
8086CPU讀取外設(shè)端口數(shù)據(jù)時,一次可以讀取16位二進(jìn)制數(shù)。()
要組成32M×8bit的存儲器,需要1M×4bit的存儲芯片共()片。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
指令A(yù)DD AL,6[BP][DI]是錯誤的。()
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。