A.AX
B.BX
C.CX
D.DX
您可能感興趣的試卷
你可能感興趣的試題
當(dāng)8086CPU讀I/O接口時,信號和DT/R的狀態(tài)必須是()
A.00
B.01
C.10
D.11
當(dāng)8086CPU讀寫內(nèi)存的一個規(guī)則(對準(zhǔn))字(16位)時,和A0的狀態(tài)必須是()
A.00
B.01
C.10
D.11
A.8位
B.16位
C.24位
D.32位
A.上升邊
B.下降邊
C.高電平
D.低電平
A.6條
B.8條
C.16條
D.20條
最新試題
通過條件轉(zhuǎn)移指令JXX可以實現(xiàn)分支結(jié)構(gòu)程序的編寫。()
SPI總線是一種()形總線結(jié)構(gòu),在SCLK時鐘信號的控制下,兩個雙向()寄存器進行數(shù)據(jù)交換。
增計數(shù)模式的計數(shù)過程是()。
在一個較短的時間間隔內(nèi),CPU訪問存儲器時,無論是存取指令還是存取數(shù)據(jù),所訪問的存儲單元都趨于聚集在一個較小的連續(xù)區(qū)域中,而對此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
SPI總線有四工作模式,取決于()和()這兩位的組合。
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲器系統(tǒng),每個字節(jié)的各位分別存儲在8個芯片中,每次同時讀寫8個芯片。()
在IN和OUT指令中,當(dāng)端口號大于FFH(255)時,必須通過()間接給出。
按照是否需要刷新操作分類,RAM可分為()和()。
I2C總線的多主機仲裁是依靠兩條信號線的開漏輸出與上位電阻形成的()實現(xiàn)的。