A.Hz
B.KHz
C.MHz
D.GHz
您可能感興趣的試卷
你可能感興趣的試題
A.運(yùn)算器、控制器、存儲(chǔ)器和輸入輸出設(shè)備
B.寄存器、運(yùn)算器、控制器、存儲(chǔ)器
C.寄存器、CPU和存儲(chǔ)器
D.存儲(chǔ)器和輸入輸出設(shè)備
A.3
B.4
C.5
D.6
A.二進(jìn)制編碼和存儲(chǔ)程序控制
B.二進(jìn)制數(shù)和存儲(chǔ)器
C.CPU和存儲(chǔ)器
D.存儲(chǔ)器和輸入輸出設(shè)備
A.CPU也稱作運(yùn)算控制單元
B.CPU也稱作微處理器
C.CPU是微型機(jī)的核心部件
D.CPU也稱作運(yùn)算處理單元
A.是不能升級(jí)的
B.是可以升級(jí)的
C.更換BIOS芯片后才可以升級(jí)
D.以上說法都不正確
最新試題
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
10號(hào)DOS系統(tǒng)功能調(diào)用可以用于將多個(gè)字符輸入到指定緩沖區(qū)之中。()
I2C總線的多主機(jī)仲裁是依靠兩條信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。
SPI總線有四工作模式,取決于()和()這兩位的組合。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。