A.CPU字長(zhǎng)為32位
B.通用寄存器數(shù)目為32個(gè)
C.可處理的數(shù)據(jù)長(zhǎng)度為32位
D.地址總線的寬度為32位
您可能感興趣的試卷
你可能感興趣的試題
A.存放數(shù)據(jù)
B.存放程序
C.存放數(shù)據(jù)和程序
D.存放微程序
A.存貯器
B.寄存器
C.運(yùn)算器
D.計(jì)數(shù)器
A.微處理器
B.微型計(jì)算機(jī)
C.微型計(jì)算機(jī)系統(tǒng)
D.計(jì)算機(jī)
A.CPU內(nèi)部數(shù)據(jù)總線的位數(shù)。
B.CPU外部數(shù)據(jù)總線的位數(shù)。
C.CPU地址總線的位數(shù)。
D.CPU中運(yùn)算器一次能處理二進(jìn)制數(shù)的最大位數(shù)。
A.系統(tǒng)總線
B.通信總線
C.數(shù)據(jù)總線
D.片內(nèi)總線
最新試題
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。
按照是否需要刷新操作分類,RAM可分為()和()。
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
I2C總線的多主機(jī)仲裁是依靠?jī)蓷l信號(hào)線的開(kāi)漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
I2C總線的兩條信號(hào)線的名稱是()和()。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
容量為8K×8bit的存儲(chǔ)器芯片,該芯片的地址線有()根,數(shù)據(jù)線有()根。