A.地址總線
B.數(shù)據(jù)總線
C.存儲(chǔ)器
D.寄存器
您可能感興趣的試卷
你可能感興趣的試題
A.n值越小級(jí)別越高
B.無(wú)優(yōu)先級(jí)別
C.n值越大級(jí)別越高
D.隨應(yīng)用而定
A.I/O端口和存儲(chǔ)器統(tǒng)一編址
B.I/O端口和寄存器統(tǒng)一編址
C.I/O端口單獨(dú)編址
D.輸入和輸出口分別編址
最新試題
MSP430單片機(jī)可以通過(guò)方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
I2C總線的通信速率僅由主機(jī)確定。
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。
按照是否需要刷新操作分類,RAM可分為()和()。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()