A.A=1,B=1,C=1
B.A=1,B=0,C=1
C.A=1,B=1,C=0
D.A=0,B=1,C=1
您可能感興趣的試卷
你可能感興趣的試題
A.中斷邏輯
B.請(qǐng)求信號(hào)
C.狀態(tài)端口
D.類(lèi)型號(hào)
A.查詢(xún)
B.中斷
C.DMA
D.無(wú)條件傳送
A.1KB
B.64KB
C.640KB
D.1MB
A.軟件
B.CPU
C.CPU+軟件
D.硬件控制器
A.查詢(xún)傳送
B.中斷傳送
C.前二項(xiàng)均可
D.DMA方式
最新試題
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
假設(shè)在增計(jì)數(shù)模式下的計(jì)數(shù)時(shí)鐘為12MHz,定時(shí)1s如何實(shí)現(xiàn)()。
增計(jì)數(shù)模式的計(jì)數(shù)過(guò)程是()。
按照是否需要刷新操作分類(lèi),RAM可分為()和()。
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
在查詢(xún)式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱(chēng)為程序訪問(wèn)的()性。
I2C總線的兩條信號(hào)線的名稱(chēng)是()和()。