A.地址總線
B.數(shù)據(jù)總線
C.控制總線
D.狀態(tài)總線
您可能感興趣的試卷
你可能感興趣的試題
A.28H
B.29H
C.2AH
D.2BH
A.IRQ3
B.IRQ5
C.IRQ0
D.IRQ4
A.段內(nèi)間接轉(zhuǎn)移
B.段間間接轉(zhuǎn)移
C.段內(nèi)直接轉(zhuǎn)移
D.段間直接轉(zhuǎn)移
A、MOV [SI],[DI]
B、IN AL,DX
C、CMP COUNT[SI],AX
D、PUSH DX
A.I/O端口和存儲(chǔ)器統(tǒng)一編址
B.I/O端口和寄存器統(tǒng)一編址
C.I/O端口單獨(dú)編址
D.輸入和輸出口分別編址
最新試題
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
嵌入式系統(tǒng)接口擴(kuò)展的4種基本方法是()、()、()和通信擴(kuò)展。
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
MSP430單片機(jī)可以通過方向寄存器的8個(gè)位分別定義8個(gè)引腳的輸入/輸出方向。()
在查詢式輸出接口典型電路中,數(shù)據(jù)端口地址和狀態(tài)端口地址可以是相同地址。()
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。