問答題試說明ADC AX,0ABH[BX]指令中源操作數(shù)和目的操作數(shù)使用的尋址方式。
您可能感興趣的試卷
你可能感興趣的試題
最新試題
某存儲(chǔ)器系統(tǒng)要求采用3:8譯碼器對(duì)A19~A15進(jìn)行全譯碼,需要()片。
題型:單項(xiàng)選擇題
MSP430單片機(jī)的JTAG引腳可用于程序下載和在線調(diào)試。()
題型:判斷題
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
題型:判斷題
只要讀取8086CPU存儲(chǔ)器偶地址存儲(chǔ)體內(nèi)容時(shí),BHE#=1,A0=0。()
題型:判斷題
SPI總線有四工作模式,取決于()和()這兩位的組合。
題型:填空題
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
題型:判斷題
8086CPU讀取外設(shè)端口數(shù)據(jù)時(shí),一次可以讀取16位二進(jìn)制數(shù)。()
題型:判斷題
SPI總線的4個(gè)信號(hào)是()、()、()和/CS或/SS。
題型:填空題
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
題型:填空題
I2C總線的多主機(jī)仲裁是依靠兩條信號(hào)線的開漏輸出與上位電阻形成的()實(shí)現(xiàn)的。
題型:填空題