A.11
B.12
C.13
D.14
您可能感興趣的試卷
你可能感興趣的試題
A.主存的容量遠(yuǎn)大于Cache的容量,主存的速度比Cache快
B.主存的容量遠(yuǎn)小于Cache的容量,主存的速度比Cache快
C.主存的容量遠(yuǎn)大于Cache的容量,主存的速度比Cache慢
D.主存的容量遠(yuǎn)小于Cache的容量,主存的速度比Cache慢
A.半導(dǎo)體存儲器
B.硬盤
C.光盤
D.磁帶
A.外圈磁道容量大于內(nèi)圈磁道容量
B.各道容量不等
C.各磁道容量相同
D.內(nèi)圈磁道容量大于外圈磁道容量
A.僅接口與外圍設(shè)備之間采取并行傳送
B.僅接口與系統(tǒng)總線之間采取并行傳送
C.接口的兩側(cè)均采取并行傳送
D.接口內(nèi)部只能進(jìn)行并行傳送
A.電阻式
B.電容式
C.內(nèi)部超聲波式
D.壓感式
最新試題
動態(tài)MOS記憶單元是靠MOS電路中的柵極()來存儲信息的。
從給定的選項中選擇你認(rèn)為正確的一項。A.微指令地址B.控制存儲器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡單G.復(fù)雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號被讀出后,還需經(jīng)過一個()送到被控制部件。(3)相對硬連線控制器,微程序控制器的設(shè)計與實現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
計算機(jī)中機(jī)器訪問的最小單位被稱為()。
從給定的選項中選擇你認(rèn)為正確的一項。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗F.檢查溢出G.正確H.錯誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點數(shù)的加減法可以由帶符號位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實現(xiàn)規(guī)則最簡單,電路實現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號位執(zhí)行加減法運(yùn)算后,若兩個符號位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號位進(jìn)位,或符號位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個進(jìn)位輸出的()操作來判斷。
將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點后保留7位數(shù)值位,正確結(jié)果為()。
若I/O類指令采用獨立編址,對系統(tǒng)帶來的影響主要是()。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
從給定的選項中選擇你認(rèn)為正確的一項。A.階碼B.尾數(shù)C.階碼和尾數(shù)D.浮點數(shù)E.移碼數(shù)F.規(guī)格化操作G.隱藏位技術(shù)(1)對于同一個數(shù)值,它的()與補(bǔ)碼數(shù)的數(shù)值位相同,符號位相反。(2)浮點數(shù)用()表示數(shù)據(jù)。(3)小數(shù)點的位置可以在數(shù)據(jù)位移動的數(shù)據(jù)稱為()。(4)浮點數(shù)的溢出,是由其()是否溢出表現(xiàn)出來的。(5)在實用中把浮點數(shù)的尾數(shù)左移一位,將最高位的1移走,從而提高數(shù)值的精度,這項處理稱之為()。
()是指參與運(yùn)算的數(shù)的基本位數(shù),是由加法器、寄存器的位數(shù)決定的。