您可能感興趣的試卷
你可能感興趣的試題
A.IF位為1,完成當(dāng)前指令后
B.IF位為0,完成當(dāng)前指令后
C.IF位為1,沒有完成當(dāng)前指令
D.IF位為0,沒有完成當(dāng)前指令
A.1M
B.1K
C.64K
D.512K
A.虛擬8086方式
B.8086實(shí)方式
C.實(shí)DOS方式
D.純DOS方式
A.1MB
B.1GB
C.4GB
D.64TB
最新試題
采用1K*1bit的芯片構(gòu)成1K*8bit的存儲(chǔ)器系統(tǒng),每個(gè)字節(jié)的各位分別存儲(chǔ)在8個(gè)芯片中,每次同時(shí)讀寫8個(gè)芯片。()
8086CPU內(nèi)部標(biāo)志寄存器FLAG共有6個(gè)有效的標(biāo)志位。
指令LEA BX,TABLE等價(jià)于指令MOV BX,OFFSET TABLE。()
ROL、ROR、RCL或RCR指令中的目的操作數(shù)可以是8/16位的寄存器或存儲(chǔ)器。()
增計(jì)數(shù)模式的計(jì)數(shù)過程是()。
STM32的I2C總線開啟一次后可以連續(xù)傳輸任意字節(jié)的數(shù)據(jù),而無需發(fā)送設(shè)備的地址號(hào)。
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問甚少的現(xiàn)象就稱為程序訪問的()性。
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
SPI總線有四工作模式,取決于()和()這兩位的組合。