A.Intel Core 2——2006年
B.Intel PentiumPro——1995年
C.Intel Core i7——2008年
D.Intel 80386——1988年
您可能感興趣的試卷
你可能感興趣的試題
A.鼠標(biāo)
B.U盤
C.CPU
D.內(nèi)存
A.結(jié)束
B.執(zhí)行
C.取指
D.完成
A.墨菲定律
B.馬太效應(yīng)
C.反摩爾定律
D.摩爾定律
A.晶體管數(shù)量為2250
B.字長(zhǎng)為8位
C.10微米的制造工藝
D.世界上第一個(gè)商業(yè)微處理器
A.譯碼,取指,執(zhí)行,回寫
B.取指,譯碼,回寫,執(zhí)行
C.取指,執(zhí)行,譯碼,回寫
D.取指,譯碼,執(zhí)行,回寫
最新試題
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.微指令地址B.控制存儲(chǔ)器C.微指令寄存器D.微程序控制器E.硬連線控制器F.簡(jiǎn)單G.復(fù)雜(1)微程序控制器是通過()的銜接區(qū)分指令執(zhí)行步驟的。(2)微程序控制器的控制信號(hào)被讀出后,還需經(jīng)過一個(gè)()送到被控制部件。(3)相對(duì)硬連線控制器,微程序控制器的設(shè)計(jì)與實(shí)現(xiàn)()。(4)為了獲得快一些的運(yùn)行速度,控制器部件應(yīng)選擇()。(5)()是微程序控制器的核心部件。
從6管的SRAM記憶單元到單管的DRAM記憶單元,有利于提高()。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.存儲(chǔ)矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲(chǔ)器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無論是動(dòng)態(tài)存儲(chǔ)器還是靜態(tài)存儲(chǔ)器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對(duì)另外兩種映像方式的折中,是它們的普遍形式。(3)計(jì)算機(jī)存儲(chǔ)系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲(chǔ)器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級(jí)結(jié)構(gòu)存儲(chǔ)器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。
硬件堆棧是由CPU內(nèi)部的一組串聯(lián)的()組成的。
計(jì)算機(jī)系統(tǒng)是可以分層的,在某級(jí)觀察者角度看到的機(jī)器被稱為(),只需要通過該級(jí)語言來了解和使用。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡(jiǎn)單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來判斷。
已知X=10111001,Y=-00101011,求[X +Y]補(bǔ),正確結(jié)果為()。
將十六進(jìn)制數(shù)(1A5)16轉(zhuǎn)換為十進(jìn)制數(shù),正確結(jié)果為()。
存儲(chǔ)在能永久保存信息的器件中的程序被稱為()。
由硬件實(shí)現(xiàn)的功能改由軟件模擬來實(shí)現(xiàn)的做法被稱為()