A.采用“先進(jìn)先出”原則
B.棧底為低地址方向,棧頂為高地址方向
C.執(zhí)行一次16位堆棧指令時(shí),進(jìn)棧則SP內(nèi)容減2
D.堆棧不能進(jìn)行32位操作
您可能感興趣的試卷
你可能感興趣的試題
設(shè)SS=2000H,下列程序段執(zhí)行后,AL中的數(shù)據(jù)在內(nèi)存地址為()。
MOV SP, 2000H MOV AX, 1234H PUSH AX
A.20000H
B.22000H
C.21FFEH
D.21FFFH
A.寄存器尋址
B.寄存器間接尋址
C.直接尋址
D.寄存器相對尋址
A.INC AX
B.SBB AX,BX
C.SUB BX,AX
D.ADC CX,DX
A.LEA AX,TABLE
B.MOV AX,[TABLE]
C.MOV AX,TABLE
D.AND AX,TABLE
A.MOV [SI],BUF
B.MOV SI,BUF
C.LEA BUF,SI
D.MOV SI,OFFSET BUF
最新試題
在8086系統(tǒng)中,一條指令最少以()個(gè)字節(jié)的代碼形式存在于存儲(chǔ)器的碼段中。
中斷系統(tǒng)的目的包括下列的()。
主要用于將二進(jìn)制數(shù)的某些位置1的位操作指令是()。
DMA控制器的工作特點(diǎn)是:在傳輸數(shù)據(jù)時(shí)不用指令,通過硬件邏輯電路用固定的順序發(fā)地址和用讀寫信號(hào)來實(shí)現(xiàn)高速數(shù)據(jù)傳輸,CPU完全不參與。
CPU執(zhí)行存儲(chǔ)器讀寫指令都有固定的時(shí)序,存儲(chǔ)器的速度與CPU不匹配,也可保證CPU讀寫存儲(chǔ)器的準(zhǔn)確性。
已知(DS)=2000H,數(shù)據(jù)段容量為64KB,則數(shù)據(jù)段首地址和末地址物理地址分別為20000H,2FFFFH 。
()主要用于將二進(jìn)制數(shù)的某些位求反。
輸入還是輸出所用到的地址總是對端口而言的,也是對接口部件而言的。
將“立即數(shù)50H傳送給累加器”操作的8086CPU指令的是()。
CPU和輸入輸出設(shè)備之間的狀態(tài)信號(hào)是為了保證數(shù)據(jù)傳輸?shù)恼_性。