A.只能在CPU以外
B.CPU內(nèi)、外都可設(shè)置Cache
C.只能在CPU以內(nèi)
D.若存在Cache,CPU就不能再訪問內(nèi)存
您可能感興趣的試卷
你可能感興趣的試題
若存儲(chǔ)周期250ns,每次讀出16位,則該存儲(chǔ)器的數(shù)據(jù)傳送率為()。
A.A
B.B
C.C
D.D
某機(jī)字長32位,主存容量為256M字節(jié),按字編址。主存的尋址范圍為()。
A.A
B.B
C.C
D.D
A.1位
B.8位
C.16位
D.32位
A.地址線為16根,數(shù)據(jù)線為32根
B.地址線為32根,數(shù)據(jù)線為16根
C.地址線為15根,數(shù)據(jù)線為16根
D.地址線為15根,數(shù)據(jù)線為32根
A.16K×16位
B.32K×8位
C.64K×8位
D.16K×1位
最新試題
在堆棧計(jì)算機(jī)中,保存操作數(shù)和運(yùn)算結(jié)果的唯一場所是()。
計(jì)算機(jī)采用總線結(jié)構(gòu)的好處是()。
從給定的選項(xiàng)中選擇認(rèn)為正確的一項(xiàng)。A.存儲(chǔ)矩陣B.全相聯(lián)映像C.組相聯(lián)映像D.虛擬存儲(chǔ)器E.高速緩存F.主存地址空間G.輔存地址空間H.局部性I.局限性(1)無論是動(dòng)態(tài)存儲(chǔ)器還是靜態(tài)存儲(chǔ)器,都是由()、地址譯碼器和輸入、輸出控制電路組成的。(2)在Cache的三種映像方式中,()實(shí)際上是對(duì)另外兩種映像方式的折中,是它們的普遍形式。(3)計(jì)算機(jī)存儲(chǔ)系統(tǒng)中,()是解決運(yùn)行大程序主存空間不足所使用的技術(shù)。(4)虛擬存儲(chǔ)器有三種地址空間,其中()用于存放運(yùn)行的程序和數(shù)據(jù)。(5)多級(jí)結(jié)構(gòu)存儲(chǔ)器系統(tǒng),是建立在程序運(yùn)行的()原理之上的。
在現(xiàn)代計(jì)算機(jī)系統(tǒng)的多級(jí)層次結(jié)構(gòu)中,用機(jī)器指令編寫的程序可以由()進(jìn)行解釋。
已知X=10111001,Y=-00101011,求[X +Y]補(bǔ),正確結(jié)果為()。
將十進(jìn)制數(shù)(-0.288)10轉(zhuǎn)化成二進(jìn)制數(shù),要求小數(shù)點(diǎn)后保留7位數(shù)值位,正確結(jié)果為()。
已知定點(diǎn)小數(shù)的真值X=-0.1001,寫出[X]反,正確結(jié)果為()。
()又稱為萬國碼,是由許多語言軟件制造商聯(lián)盟制定的可以容納世界上所有文字和符號(hào)的字符編碼方案。
使用硬件堆棧時(shí),其中()移動(dòng)。
從給定的選項(xiàng)中選擇你認(rèn)為正確的一項(xiàng)。A.半加器B.全加器C.原碼D.補(bǔ)碼E.數(shù)據(jù)校驗(yàn)F.檢查溢出G.正確H.錯(cuò)誤I.異或J.與或(1)加法器是由()和相應(yīng)的邏輯電路組成的。(2)定點(diǎn)數(shù)的加減法可以由帶符號(hào)位的原碼、反碼和補(bǔ)碼直接參與運(yùn)算,其中()加減法運(yùn)算的實(shí)現(xiàn)規(guī)則最簡單,電路實(shí)現(xiàn)也最方便。(3)執(zhí)行補(bǔ)碼加減法運(yùn)算一定要(),否則無法確定是否正確。(4)使用雙符號(hào)位執(zhí)行加減法運(yùn)算后,若兩個(gè)符號(hào)位不同,即出現(xiàn)01和10,表示運(yùn)算結(jié)果()。(5)在數(shù)值運(yùn)算中數(shù)值位向符號(hào)位進(jìn)位,或符號(hào)位向更高位進(jìn)位產(chǎn)生的溢出,可以用這兩個(gè)進(jìn)位輸出的()操作來判斷。