A.21
B.1
C.2
D.24
您可能感興趣的試卷
你可能感興趣的試題
A.芯片地址引線送出的20位地址碼
B.段內(nèi)某單元相對(duì)段首地址的差值
C.程序中對(duì)存儲(chǔ)器地址的一種表示
D.芯片地址引線送出的16位地址碼
A.64k
B.1M
C.256
D.16M
A.棧底指針
B.棧頂指針
C.下一條執(zhí)行指令的地址
D.段基地址
A.先進(jìn)先出
B.進(jìn)出順序有程序員確定
C.先進(jìn)后出
D.后進(jìn)后出
A.4000H
B.5000H
C.13000H
D.23000H
最新試題
通過(guò)條件轉(zhuǎn)移指令JXX可以實(shí)現(xiàn)分支結(jié)構(gòu)程序的編寫。()
MOV指令執(zhí)行之后將源操作數(shù)(字或字節(jié))傳送到目的操作數(shù)。()
下列選項(xiàng)中不屬于使用中斷的優(yōu)勢(shì)的選項(xiàng)是()。
MSP430單片機(jī)的ADC12轉(zhuǎn)換結(jié)果緩沖的寄存器有()個(gè)。
要組成32M×8bit的存儲(chǔ)器,需要1M×4bit的存儲(chǔ)芯片共()片。
8255A的端口地址線是A0、A1,所以端口地址為0,1,2,3。()
指令A(yù)DD AL,6[BP][DI]是錯(cuò)誤的。()
在一個(gè)較短的時(shí)間間隔內(nèi),CPU訪問(wèn)存儲(chǔ)器時(shí),無(wú)論是存取指令還是存取數(shù)據(jù),所訪問(wèn)的存儲(chǔ)單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中,而對(duì)此范圍以外的地址訪問(wèn)甚少的現(xiàn)象就稱為程序訪問(wèn)的()性。
在I2C總線中,應(yīng)答信號(hào)始終由從機(jī)發(fā)出。
在嵌入式應(yīng)用系統(tǒng)中,模擬I2C時(shí)序擴(kuò)展比硬件I2C通信擴(kuò)展具有更大的靈活性。